研究目的
为应对光子量子计算中单光子符合实时分析的挑战,提出一种实时时间标记符合方法及数据过滤解决方案。
研究成果
基于COINS6??榭⒌?2通道CCU具备高计数率、可调符合窗及390皮秒的定时分辨率。该系统可扩展至104通道,适用于玻色采样等应用场景。后续工作包括解决抖动问题并将CCU扩展至104通道。
研究不足
研究指出,较大的抖动可能导致符合过程中的误差,尤其是随着通道数量增加时。建议通过提高背板频率带宽以及采用I/O板至COINS6板的差分布线等方式进行改进。
1:实验设计与方法选择:
本研究采用实时时间标记符合测量法及数据过滤方案,基于现场可编程门阵列(FPGA)系统实现。
2:样本选择与数据来源:
实验使用32通道符合计数单元验证该方法有效性。
3:实验设备与材料清单:
COINS6??椋ê琒partan-6 FPGA的印刷电路板)及外设(包括USB 2.0接口和I/O板卡)。
4:0接口和I/O板卡)。 实验流程与操作步骤:
4. 实验流程与操作步骤:TDC为窗口比较器提供时间戳以生成符合编码字,该编码字用于寻址片上存储器或通过USB直接输出。
5:数据分析方法:
包含码密度测试(测量时间仓非均匀性)及符合时间窗宽度测试。
独家科研数据包,助您复现前沿成果,加速创新突破
获取完整内容-
Tektronix AFG 3252
AFG 3252
Tektronix
Generates an 80 MHz clock as the TDC clock source for testing.
-
Agilent 81134A pulse generator
81134A
Agilent
Outputs an 80 MHz pseudo random binary sequence (PRBS) as a test signal.
-
Agilent 91204 digital oscilloscope
91204
Agilent
Measures the time interval error (TIE) against the reference clock provided by the 81134A.
-
Agilent 81150 AFG
81150
Agilent
Generates uncorrelated clock as hit signals for testing.
-
COINS6 module
XC6SLX16CSG324-2
Xilinx
Provides an infrastructure for the CCU framework, including a Spartan-6 FPGA and peripherals.
-
LEMO connector
LEMO
Used for trigger applications and signal flow direction indication.
-
USB 2.0 port
Used for configuration, monitoring, and data readout.
-
DDR memory
MT46H64M16LFCK-5
Micron Technology
Accessible by the FPGA for additional memory needs.
-
登录查看剩余6件设备及参数对照表
查看全部